Théories de diviseurs série

Théories de diviseurs série


Diviseurs modifient les signaux sans fil et aident à décoder les signaux reçus. Diviseurs remplissent des fonctions mathématiques dans noyau logique d'un ordinateur. séparateurs de mémoire, souvent connectés en série avec le signal entrant en provenance de l'Internet, déterminer la vitesse de l'horloge de l'ordinateur. Séparateurs bits série peuvent être utilisés pour effectuer l'analyse numérique dans un ordinateur.

Algorithmes Division

Selon «Conception et vérification des systèmes de microprocesseurs pour High-Assurance Applications", "Sweeney-Robertson-Tocher (SRT) algorithme de division, en raison de sa sensibilité à la mise en œuvre du matériel efficace, est omniprésent dans la conception des microprocesseurs modernes." Les interprète algorithme SRT ses paramètres sous forme de fractions afin d'effectuer la division. Division par l'algorithme SRT référence à une table de consultation pour déterminer la réponse résultante. Les calculs de cet algorithme sont effectuées par l'unité arithmétique logique, qui contient un diviseur dans une mise en oeuvre en série.

Diviseurs de mémoire

séparateurs de mémoire, utiliser la fréquence d'un réseau informatique afin de déterminer la fréquence d'horloge. Selon "Conception de systèmes embarqués utilisant le lapin 3000 Microprocessor" par Kamal Hyder, "les diviseurs possibles peuvent être calculées en utilisant les formules suivantes: diviseur = horloge / (32 x bauds) - 1, et bauds = horloge / (32 x (diviseur 1)). "les microprocesseurs peuvent changer leur vitesse d'horloge en reprogrammant les séparateurs ou faisant référence à une fréquence de fonctionnement différente.

Les générateurs de signaux

générateurs de signaux créent des signaux électriques au modèle de fréquence et de sortie sélectionnée. Waveforms sont créés dans un modèle de série avec des pics à des moments précis. Générateurs de signaux utilisent de la mémoire subdivisée pour créer une variété de formes d'ondes. Selon "Essentials of Testing électronique de Digital, Memory et signaux mixtes VLSI Circuits", "commutation de l'horloge d'un diviseur à l'autre fournit une fréquence déphasage continu signal modulé (FSK)".

Communications sans fil

Intercalaires convertir une fréquence d'entrée vers une fréquence de sortie plus faible en le divisant par un nombre entier N. Le signal spécifié à sa fréquence inférieure divisée est envoyée au port de sortie. diviseurs programmables peuvent être programmés avec une large gamme de nombres entiers de division. "Essais de production de RF et de System-on-a-Chip Dispositifs pour les communications sans fil», dit, "Pour les systèmes de communication sans fil, une limite supérieure de 30 000 est placé sur N en raison de l'introduction de bruit de phase excessive.» Les résultats de bruit de phase de rapide changement de phase, ce qui crée des interférences avec le signal de sortie.

Microcircuit Testing

Très intégration à grande échelle (VLSI) circuits contiennent de nombreux circuits à haute densité. La robustesse ou la capacité du circuit de fonctionner après une défaillance unique ou de défaillances en série est testé à l'aide de simulateurs. test de circuit de CPU va vérifier la couverture de fonction et de défaut des circuits de mémoire, l'ALU, le multiplicateur, le diviseur et de contrôle logique unités. Les premiers essais de vérifier la fonction de chaque unité en série avant de tester de multiples défauts. "Essentials of Testing électronique de Digital, Memory et signaux mixtes VLSI Circuits" dit, "un simulateur de défaut série utilise de façon répétée un simulateur véritable valeur."

Décodeurs

Encodeurs modifient une forme d'onde pour contenir des informations codées. Un décodeur déchiffre les modifications apportées à la forme d'onde codée pour déterminer le message voulu. diviseurs polynomiaux peuvent être utilisés comme circuits de décodage.